Simulasi Rangkaian Analog
Proses perencanaan (desaign) dari suatu rangkaian hardware analog meliputi pembuatan model prototype yang harus ditest di laboratorium untuk mengetahui apakah rancangan rangkaian tersebut bekerja sesuai dengan spesifikasi yang diinginkan. Bentuk model prototype ini sering tidak bisa bekerja seperti...
Saved in:
Main Author: | |
---|---|
Format: | Other NonPeerReviewed |
Language: | English |
Published: |
Fakultas Matrmatika dan Ilmu Pegetahuan Alam UGM
1992
|
Subjects: | |
Online Access: | https://repository.ugm.ac.id/278252/1/Simulasi%20Rangkaian%20Analog_Hary%20Gunarto_1992.pdf https://repository.ugm.ac.id/278252/ |
Tags: |
Add Tag
No Tags, Be the first to tag this record!
|
Institution: | Universitas Gadjah Mada |
Language: | English |
id |
id-ugm-repo.278252 |
---|---|
record_format |
dspace |
spelling |
id-ugm-repo.2782522023-05-12T07:39:09Z https://repository.ugm.ac.id/278252/ Simulasi Rangkaian Analog Gunarto, Hary Information and Computing Sciences Other Information and Computing Sciences Proses perencanaan (desaign) dari suatu rangkaian hardware analog meliputi pembuatan model prototype yang harus ditest di laboratorium untuk mengetahui apakah rancangan rangkaian tersebut bekerja sesuai dengan spesifikasi yang diinginkan. Bentuk model prototype ini sering tidak bisa bekerja seperti yang diharapkan karena adanya kesalahan sambungan atau karena adanya kerusakan komponen pada saat rangkaian disambung. Kesalahan semacam ini mengakibatkan waktu perencanaan yang lama dan pembiayaan komponen harware yang cukup tinggi. Dengan adanya kemajuan teknologi komputer, proses perencanaan harware ini dapat dibantu dengan memakia perangkat lunak dan dapat dikerjakan secara otomatis, semi otomatis atau secara manual (full custom). dalam proses perencanaan ini, beberapa tahap yang harus dilewati meliputi tahap spesifikasi, tahap fungsional, tahap logika, tahap rangkaian dan tahap perencanaan fisik. Masing-masing tahap terdiri dari kegiatan sintesa (schematic capture dari rangkaian yang didesaign), analisa hasil simulasi dan kegiatan verifikasi (pembetulan kesalahan). Dari hasil simulasi, watak dari rangkaian analog yang sedang dirancang dapat diketahui tanpa harus dibuat model prototypenya. Kesalahan logika rangkaian yang terjadi dapat iketahui dengan cepat dan dapat sibetulkan sehingga menghasilkan bentuk rancangan yang sempurna. Begitu juga kesalahan timing yang terjadi pada frekuensi tinggi seta kelainan spesifikasi yang tidak diharapkan dapat diketahui sebelum rangkaian tersebut betul betul dibuat. Fakultas Matrmatika dan Ilmu Pegetahuan Alam UGM 1992 Other NonPeerReviewed application/pdf en https://repository.ugm.ac.id/278252/1/Simulasi%20Rangkaian%20Analog_Hary%20Gunarto_1992.pdf Gunarto, Hary (1992) Simulasi Rangkaian Analog. Fakultas Matrmatika dan Ilmu Pegetahuan Alam UGM, Yogyakarta. (Unpublished) KKI 005.369 Gun s |
institution |
Universitas Gadjah Mada |
building |
UGM Library |
continent |
Asia |
country |
Indonesia Indonesia |
content_provider |
UGM Library |
collection |
Repository Civitas UGM |
language |
English |
topic |
Information and Computing Sciences Other Information and Computing Sciences |
spellingShingle |
Information and Computing Sciences Other Information and Computing Sciences Gunarto, Hary Simulasi Rangkaian Analog |
description |
Proses perencanaan (desaign) dari suatu rangkaian hardware analog meliputi pembuatan model prototype yang harus ditest di laboratorium untuk mengetahui apakah rancangan rangkaian tersebut bekerja sesuai dengan spesifikasi yang diinginkan. Bentuk model prototype ini sering tidak bisa bekerja seperti yang diharapkan karena adanya kesalahan sambungan atau karena adanya kerusakan komponen pada saat rangkaian disambung. Kesalahan semacam ini mengakibatkan waktu perencanaan yang lama dan pembiayaan komponen harware yang cukup tinggi.
Dengan adanya kemajuan teknologi komputer, proses perencanaan harware ini dapat dibantu dengan memakia perangkat lunak dan dapat dikerjakan secara otomatis, semi otomatis atau secara manual (full custom). dalam proses perencanaan ini, beberapa tahap yang harus dilewati meliputi tahap spesifikasi, tahap fungsional, tahap logika, tahap rangkaian dan tahap perencanaan fisik. Masing-masing tahap terdiri dari kegiatan sintesa (schematic capture dari rangkaian yang didesaign), analisa hasil simulasi dan kegiatan verifikasi (pembetulan kesalahan).
Dari hasil simulasi, watak dari rangkaian analog yang sedang dirancang dapat diketahui tanpa harus dibuat model prototypenya. Kesalahan logika rangkaian yang terjadi dapat iketahui dengan cepat dan dapat sibetulkan sehingga menghasilkan bentuk rancangan yang sempurna. Begitu juga kesalahan timing yang terjadi pada frekuensi tinggi seta kelainan spesifikasi yang tidak diharapkan dapat diketahui sebelum rangkaian tersebut betul betul dibuat. |
format |
Other NonPeerReviewed |
author |
Gunarto, Hary |
author_facet |
Gunarto, Hary |
author_sort |
Gunarto, Hary |
title |
Simulasi Rangkaian Analog |
title_short |
Simulasi Rangkaian Analog |
title_full |
Simulasi Rangkaian Analog |
title_fullStr |
Simulasi Rangkaian Analog |
title_full_unstemmed |
Simulasi Rangkaian Analog |
title_sort |
simulasi rangkaian analog |
publisher |
Fakultas Matrmatika dan Ilmu Pegetahuan Alam UGM |
publishDate |
1992 |
url |
https://repository.ugm.ac.id/278252/1/Simulasi%20Rangkaian%20Analog_Hary%20Gunarto_1992.pdf https://repository.ugm.ac.id/278252/ |
_version_ |
1767194122817372160 |