اكتمل التصدير — 

Design of low-voltage differential signaling (LVDS) system

This Report presents a Low Voltage Differential Signaling (LVDS) standard circuit driver and receiver. Circuit Driver is designed under supply voltage of 1.8V. Circuit Driver is implemented using 180nm CMOS technology. Driver circuit uses nominal current of 3.5mA, produced a voltage swing of 350...

وصف كامل

محفوظ في:
التفاصيل البيبلوغرافية
المؤلف الرئيسي: Alvin, Kennardi
مؤلفون آخرون: Siek Liter
التنسيق: Final Year Project
اللغة:English
منشور في: 2014
الموضوعات:
الوصول للمادة أونلاين:http://hdl.handle.net/10356/61434
الوسوم: إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
المؤسسة: Nanyang Technological University
اللغة: English