Deep Neural Network (DNN) optimized design of 2.45 GHz CMOS rectifier with 73.6% peak efficiency for RF energy harvesting
This article presents a two-stage rectifier with novel DC-boosted gate bias for RF energy harvesting. The auxiliary gate bias enables rectifier to operate when input amplitude is smaller than its transistor threshold voltage while constraining the positive gate voltage during off state to reduce the...
محفوظ في:
المؤلفون الرئيسيون: | Lau, Wendy Wee Yee, Ho, Heng Wah, Siek Liter |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | مقال |
اللغة: | English |
منشور في: |
2021
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/152174 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Deep neural network (DNN) optimized design of 2.45 GHz CMOS rectifier with 73.6% peak efficiency for RF energy harvesting
بواسطة: Lau, Wendy Wee Yee, وآخرون
منشور في: (2021) -
A RF-DC rectifier with dual voltage polarity self-biasing for wireless sensor node application
بواسطة: Teo, Terence Boon Chiat, وآخرون
منشور في: (2021) -
2.45GHz wide input range CMOS rectifier for RF energy harvesting
بواسطة: Lau, Wendy Wee Yee, وآخرون
منشور في: (2021) -
A smart-power synchronous rectifier by CMOS process
بواسطة: Lim, C.Y., وآخرون
منشور في: (2014) -
Design of a high-efficiency 2.45-GHz rectenna for low-input-power energy harvesting
بواسطة: Sun, H., وآخرون
منشور في: (2014)