Hardware accelerator for feature matching with binary search tree
Feature matching is an essential step for autonomous robot to localize itself during navigation. However, it is often difficult to achieve the matching in real-time due to limited on-board computing resources. We present an FPGA implementation for stream-processing based feature matching called Bina...
محفوظ في:
المؤلفون الرئيسيون: | Thathsara, Miyuru, Lam, Siew-Kei, Kawshan, Damith, Piyasena, Duvindu |
---|---|
مؤلفون آخرون: | College of Computing and Data Science |
التنسيق: | Conference or Workshop Item |
اللغة: | English |
منشور في: |
2024
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/179622 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
PARALLEL GRAPH PROCESSING ACCELERATORS ON FPGAS
بواسطة: CHEN XINYU
منشور في: (2022) -
Edge accelerator for lifelong deep learning using streaming linear discriminant analysis
بواسطة: Piyasena, Duvindu, وآخرون
منشور في: (2024) -
Lowering dynamic power of a stream-based CNN hardware accelerator
بواسطة: Piyasena, Duvindu, وآخرون
منشور في: (2021) -
UniGuard: a unified hardware-oriented threat detector for FPGA-based AI accelerator
بواسطة: Yan, Xiaobei, وآخرون
منشور في: (2025) -
Hardware acceleration for non-linear layers of transformer networks on RISC-V CPU
بواسطة: Seenivasagan Haresh
منشور في: (2024)