A VLSI efficient programmable power-of-two scaler for 2n-1, 2n,2n+1 RNS
Variable scaling by power-of-two factor is the backbone operation of floating point arithmetic and is also commonly used in fixed-point digital signal processing (DSP) system for overflow prevention. While this operation can be readily performed in binary number system, it is extremely difficult to...
محفوظ في:
المؤلفون الرئيسيون: | Low, Jeremy Yung Shern, Chang, Chip Hong |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | مقال |
اللغة: | English |
منشور في: |
2013
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/95909 http://hdl.handle.net/10220/11327 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
المؤسسة: | Nanyang Technological University |
اللغة: | English |
مواد مشابهة
-
Simple, fast, and exact RNS scaler for the three-moduli set {2n - 1, 2n, 2n + 1}
بواسطة: Chang, Chip-Hong, وآخرون
منشور في: (2015) -
A unified {2n−1, 2n, 2n+1} RNS scaler with dual scaling constants
بواسطة: Low, Jeremy Yung Shern, وآخرون
منشور في: (2013) -
Efficient VLSI implementation of 2^n scaling of signed integer in RNS {2^n-1, 2^n, 2^n+1}
بواسطة: Tay, Thian Fatt, وآخرون
منشور في: (2015) -
VLSI efficient RNS scalers and arbitrary modulus residue generators
بواسطة: Low, Jeremy Yung Shern
منشور في: (2014) -
Area-power efficient modulo 2n-1 and modulo 2n+1 multipliers for {2n-1, 2n, 2n+1} based RNS
بواسطة: Muralidharan, Ramya, وآخرون
منشور في: (2013)