A fault-tolerant design strategy utilizing approximate computing
This paper presents a novel Fault-tolerant design i.e., redundancy strategy based on Approximate Computing, which we call FAC. Conventionally, triple modular redundancy (TMR) has been widely used to guarantee 100% tolerance to any single fault or failure of a processing unit where the processing uni...
محفوظ في:
المؤلفون الرئيسيون: | Balasubramanian, Padmanabhan, Maskell, Douglas L. |
---|---|
مؤلفون آخرون: | School of Computer Science and Engineering |
التنسيق: | Conference or Workshop Item |
اللغة: | English |
منشور في: |
2023
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/170489 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
FAC: a fault-tolerant design approach based on approximate computing
بواسطة: Balasubramanian, Padmanabhan, وآخرون
منشور في: (2023) -
Approximate array multipliers
بواسطة: Balasubramanian, Padmanabhan, وآخرون
منشور في: (2021) -
Hardware efficient approximate adder design
بواسطة: Balasubramanian, Padmanabhan, وآخرون
منشور في: (2020) -
RESAC: a redundancy strategy involving approximate computing for error-tolerant applications
بواسطة: Balasubramanian, Padmanabhan, وآخرون
منشور في: (2024) -
Quasi delay insensitive majority voters for triple modular redundancy applications
بواسطة: Balasubramanian, Padmanabhan, وآخرون
منشور في: (2020)