Low-power and robust SRAM design
This thesis pertains to the design of low power and robust SRAMs without significant area overhead and speed penalty. Novel designs are presented to reduce the power dissipation by using dynamic voltage scaling as well as reducing the power dissipation on large capacitive metal lines, for example bi...
محفوظ في:
المؤلف الرئيسي: | Chen, Junchao. |
---|---|
مؤلفون آخرون: | Gwee Bah Hwee |
التنسيق: | Theses and Dissertations |
اللغة: | English |
منشور في: |
2013
|
الموضوعات: | |
الوصول للمادة أونلاين: | http://hdl.handle.net/10356/51690 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Design of low-voltage low-power nano-scale SRAMs
بواسطة: Do, Anh Tuan
منشور في: (2011) -
Sub-threshold SRAM cell design for ultra low-power applications
بواسطة: Lei, Gang.
منشور في: (2011) -
Low power design for SRAM
بواسطة: Chen, Jiahuan
منشور في: (2019) -
Design of lightweight buffer-free sram and robust ring oscillator based physical unclonable functions
بواسطة: Liu, Chaoqun
منشور في: (2018) -
Low-power techniques for CMOS SRAM design
بواسطة: Wang, Hai Bo
منشور في: (2009)