Stable backward reachability correction for PLL verification with consideration of environmental noise induced jitter
It is unknown to perform efficient PLL system-level verification with consideration of jitter induced by substrate or power-supply noise. With the consideration of nonlinear phase noise macromodel, this paper introduces a forward reachability analysis with stable backward correction for PLL syst...
محفوظ في:
المؤلفون الرئيسيون: | Song, Yang, Fu, Haipeng, Yu, Hao, Shi, Guoyong |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | Conference or Workshop Item |
اللغة: | English |
منشور في: |
2013
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/101068 http://hdl.handle.net/10220/18282 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
المؤسسة: | Nanyang Technological University |
اللغة: | English |
مواد مشابهة
-
High speed, low jitter CMOS analog PLL for clock recovery application
بواسطة: Sudhaleswar Behera.
منشور في: (2008) -
The effective verification method for analog and digital PLL
بواسطة: Tang, Jinfei
منشور في: (2023) -
Underapproximating backward reachable sets by semialgebraic sets
بواسطة: Xue, Bai, وآخرون
منشور في: (2018) -
Reachability-based robustness verification and optimization of SRAM dynamic stability under process variations
بواسطة: Song, Yang, وآخرون
منشور في: (2014) -
Robust text-independent speaker verification in environmental noise
بواسطة: Panda, Ashish
منشور في: (2011)