Advancing chip-level communication: a comparative analysis of conventional, smart, and ARSmart network-on-chip architectures
This Final Year Project (FYP) report presents a comprehensive analysis of Software Defined on-Chip Networking within Network-on-Chip (NoC) architectures, specifically focusing on conventional NoC, SMART NoC, and ArSMART NoC designs. It investigates these architectures through simulations to asses...
محفوظ في:
المؤلف الرئيسي: | Peh, Elijah Kai En |
---|---|
مؤلفون آخرون: | Weichen Liu |
التنسيق: | Final Year Project |
اللغة: | English |
منشور في: |
Nanyang Technological University
2024
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/175118 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
المؤسسة: | Nanyang Technological University |
اللغة: | English |
مواد مشابهة
-
Experimental investigation on the performance of ArSMART NoC architecture
بواسطة: Winson, Marvin
منشور في: (2022) -
ArSMART : an improved SMART NoC design supporting arbitrary-turn transmission
بواسطة: Chen, Hui, وآخرون
منشور في: (2022) -
SYSTEM-ON-CHIP ARCHITECTURE FOR DCO-OFDM BASED VISIBLE LIGHT COMMUNICATION
بواسطة: PRATAMA PUTRA (NIM: 23215033), ANGGA -
Exploring network-on-chip architectures: performance optimization and experimental analysis
بواسطة: Wong, Adelina Ting Wen
منشور في: (2024) -
Comparative characteristics of on-chip single- and double-level square inductors
بواسطة: Yin, W.Y., وآخرون
منشور في: (2014)