Design, verification and implementation of IEEE 1149.7 test access port
Standard access methods for Design for Testsbility (DfT) rely on the IEEE 1149.1 (JTAG) Test Access Port (TAP) controllers and associated collaterals. While the IEEE 1149.1 standard is a proven industry approach and has served the needs of DfT well, modern system on a chip (SoC) designs bring with i...
محفوظ في:
المؤلف الرئيسي: | Ganesh Janani |
---|---|
مؤلفون آخرون: | Gwee Bah Hwee |
التنسيق: | Theses and Dissertations |
اللغة: | English |
منشور في: |
2018
|
الموضوعات: | |
الوصول للمادة أونلاين: | http://hdl.handle.net/10356/73131 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
المؤسسة: | Nanyang Technological University |
اللغة: | English |
مواد مشابهة
-
Design and implementation of formal verification tool for combinational circuits using automatic test pattern generation
بواسطة: Tan, Sue Yee.
منشور في: (2010) -
Design and implementation of formal verification methodology using Boolean satisfiability
بواسطة: Phone, Thet Khaing.
منشور في: (2011) -
IEEE access special section editorial : green communications and networking for 5G
بواسطة: Han, Guangjie, وآخرون
منشور في: (2019) -
Modelling of IEEE 802.11 wireless LAN and medium access control layer performance analysis
بواسطة: Lu, Wei Wen.
منشور في: (2008) -
Development of IEEE 802.11a wireless LAN test-bed
بواسطة: Law, Choi Look, وآخرون
منشور في: (2008)