A 23.4 mW -72-dBc reference spur 40 GHz CMOS PLL featuring a spur-compensation phase detector
This letter introduces a novel phase detector (PD) for suppressing the reference spur in a 40 GHz integer-N phaselocked loop (PLL). Coined as a spur-compensation phase detector (SCPD), the proposed SCPD duplicates itself to an auxiliary path for an edge-combined phase alignment, such that the spurs...
محفوظ في:
المؤلفون الرئيسيون: | Liang, Yuan, Boon, Chirn Chye, Chen, Qian |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | مقال |
اللغة: | English |
منشور في: |
2022
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/156847 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
المؤسسة: | Nanyang Technological University |
اللغة: | English |
مواد مشابهة
-
A 40 GHz CMOS PLL with -75-dBc reference spur and 121.9-fs rms jitter featuring a quadrature sampling phase-frequency detector
بواسطة: Liang, Yuan, وآخرون
منشور في: (2022) -
Spur canceling technique by folded XOR gate phase detector and its application to a millimeter-wave SiGe BiCMOS PLL
بواسطة: Liang, Yuan, وآخرون
منشور في: (2023) -
A 93.4–104.8-GHz 57-mW fractional- N cascaded PLL with true in-phase injection-coupled QVCO in 65-nm CMOS technology
بواسطة: Yi, Xiang, وآخرون
منشور في: (2020) -
A 2.6–3.4 ghz fractional-N sub-sampling phase-locked loop using a calibration-free phase-switching-sub-sampling technique
بواسطة: Liang, Zhipeng, وآخرون
منشور في: (2019) -
Analysis of open-loop tanlock carrier recovery for BPSK
بواسطة: Kam, P.Y., وآخرون
منشور في: (2014)