Efficient FPGA-based sparse matrix-vector multiplication with data reuse-aware compression
Sparse matrix-vector multiplication (SpMV) on FPGAs has gained much attention. The performance of SpMV is mainly determined by the number of multiplications between non-zero matrix elements and the corresponding vector values per cycle. On the one side, the off-chip memory bandwidth limits the numbe...
محفوظ في:
المؤلفون الرئيسيون: | Li, Shiqing, Liu, Di, Liu, Weichen |
---|---|
مؤلفون آخرون: | School of Computer Science and Engineering |
التنسيق: | مقال |
اللغة: | English |
منشور في: |
2023
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/169152 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
An efficient gustavson-based sparse matrix-matrix multiplication accelerator on embedded FPGAs
بواسطة: Li, Shiqing, وآخرون
منشور في: (2023) -
Accelerating gustavson-based SpMM on embedded FPGAs with element-wise parallelism and access pattern-aware caches
بواسطة: Li, Shiqing, وآخرون
منشور في: (2023) -
Optimized data reuse via reordering for sparse matrix-vector multiplication on FPGAs
بواسطة: Li, Shiqing, وآخرون
منشور في: (2022) -
Solve Ax=B on an FPGA
بواسطة: Ling, Jun Han
منشور في: (2024) -
Looting the LUTs : FPGA optimization of AES and AES-like ciphers for authenticated encryption
بواسطة: Khairallah, Mustafa, وآخرون
منشور في: (2020)