New algorithms for hardware-efficient implementation of sign detection and magnitude comparison in residue number systems
Residue Number System (RNS), being a non-positional number system, is emerging as a promising data representation to substitute the accustomed two’s complement number system for low-power and high-speed digital signal processing. Due to its carry free property at sub-word level, arithmetic operation...
محفوظ في:
المؤلف الرئيسي: | Sachin Kumar |
---|---|
مؤلفون آخرون: | Chang Chip Hong |
التنسيق: | Theses and Dissertations |
اللغة: | English |
منشور في: |
2017
|
الموضوعات: | |
الوصول للمادة أونلاين: | http://hdl.handle.net/10356/70712 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Implementation of cryptography algorithm on hardware platform
بواسطة: Tam, Zi Hao
منشور في: (2019) -
ASIC implementation of a high speed data scaler for residue number system
بواسطة: Chay, Chien Hong.
منشور في: (2012) -
Hardware and algorithm co-optimization for energy-efficient machine learning integrated circuits
بواسطة: Kim, Hyunjoon
منشور في: (2023) -
Hardware-efficient systolic-like modular design for two-dimensional discrete wavelet transform
بواسطة: Meher, Pramod Kumar, وآخرون
منشور في: (2011) -
Efficient VLSI implementation of 2^n scaling of signed integer in RNS {2^n-1, 2^n, 2^n+1}
بواسطة: Tay, Thian Fatt, وآخرون
منشور في: (2015)