A 16-mW 1-GS/s with 49.6-dB SNDR TI-SAR ADC for software-defined radio in 65-nm CMOS
This paper presents a 10-bit 1-GS/s four-channel time-interleaved (TI) successive approximation register (SAR) analog-to-digital converter (ADC). To suppress the time skew, the full rate master clock-based sampling technique is adopted. The effect of sampling switch mismatches on time skew is addres...
محفوظ في:
المؤلفون الرئيسيون: | Qiu, Lei, Tang, Kai, Zheng, Yuanjin, Siek, Liter, Zhu, Yan, U, Seng-Pan |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | مقال |
اللغة: | English |
منشور في: |
2019
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/107594 http://hdl.handle.net/10220/50344 http://dx.doi.org/10.1109/TVLSI.2017.2771811 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
A single-channel voltage-scalable 8-GS/s 8-b > 37.5-dB SNDR time-domain ADC with asynchronous pipeline successive approximation in 28-nm CMOS
بواسطة: Chen, Qian, وآخرون
منشور في: (2023) -
A digital time skew calibration technique for time-interleaved ADCs
بواسطة: Qiu, Lei, وآخرون
منشور في: (2016) -
A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS
بواسطة: Mesgarani, A., وآخرون
منشور في: (2013) -
A 98.6 dB SNDR SAR ADC with a mismatch error shaping technique implemented with double sampling
بواسطة: Yang, Chuanshi, وآخرون
منشور في: (2022) -
A 1 V 103 dB 3rd-order audio continuous-time ΔΣ ADC with enhanced noise shaping in 65 nm CMOS
بواسطة: Leow, Yoon Hwee, وآخرون
منشور في: (2021)