A 0.007 mm² 0.6 V 6 MS/s low-power double rail-to-rail SAR ADC in 65-nm CMOS
A 0.007mm 2 0.6V 6MS/s 10b double rail-to-rail input range SAR ADC is implemented in 65-nm technology. The extended input range broadens the applications of the low-power SAR ADCs such as compute-in-memory. The proposed ADC occupies less area since it only needs additional two series-connected capac...
محفوظ في:
المؤلفون الرئيسيون: | Jo, Yong-Jun, Kim, Ju Eon, Baek, Kwang-Hyun, Kim, Tony Tae-Hyoung |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | مقال |
اللغة: | English |
منشور في: |
2021
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/153185 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
8-bit CMOS asynchronous dynamic reference ADC
بواسطة: Ng, Xiang Yang
منشور في: (2024) -
Time-interleaved SAR ADC with background timing-skew calibration for UWB wireless communication in IoT systems
بواسطة: Seong, Kiho, وآخرون
منشور في: (2020) -
8 bit asynchronous SAR ADC
بواسطة: Mahesha, Ballaki Aditya
منشور في: (2024) -
A 9-bit, 1.08ps resolution two-step time-to-digital converter in 65 nm CMOS for time-mode ADC
بواسطة: Kong, Junjie, وآخرون
منشور في: (2021) -
Design of a non-binary 12-bit asynchronous SAR ADC with split capacitor and digital foreground calibration in 180nm CMOS technology
بواسطة: Lyu, Feiyang
منشور في: (2025)