CMOS-fabricated ring surface ion trap with TSV integration
We present the design, fabrication, and test of ring surface trap on 12-inch wafers with a CMOS process. The design is based on Through Silicon Vias (TSV) interconnects. Up to 200 ions were loaded and cooled; preliminary compensations of electrostatic potential imperfections show that rotational sym...
محفوظ في:
المؤلفون الرئيسيون: | Zhao, Peng, Lim, Yu Dian, Li, Hong Yu, Likforman, Jean-Pierre, Guidoni, Luca, Desormeaux, Lilay Gros, Tan, Chuan Seng |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | Conference or Workshop Item |
اللغة: | English |
منشور في: |
2024
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/175533 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Large-scale fabrication of surface ion traps on a 300 mm glass wafer
بواسطة: Tao, Jing, وآخرون
منشور في: (2022) -
RF performance benchmarking of TSV integrated surface electrode ion trap for quantum computing
بواسطة: Zhao, Peng, وآخرون
منشور في: (2021) -
Heating dissipation discussion of TSV-integrated ion trap with glass interposer
بواسطة: Zhao, Peng, وآخرون
منشور في: (2024) -
Development of mixed pitch grating for the optical addressing of trapped Sr+ Ion with data analysis techniques
بواسطة: Lim, Yu Dian, وآخرون
منشور في: (2023) -
Design and fabrication of grating couplers for the optical addressing of trapped ions
بواسطة: Lim, Yu Dian, وآخرون
منشور في: (2021)