Design of a hysteresis frequency lock detector for dual-loops clock and data recovery circuit
In dual-loops clock and data recovery (CDR) circuit design, lock detector is crucial in controlling the switching within CDR loop. The setting of the frequency accuracy of lock detector is a tough task as large ppm will leads to a longer lock time for phase tracking loop and small ppm will lead...
محفوظ في:
المؤلفون الرئيسيون: | Tan, Yung Sern, Yeo, Kiat Seng, Boon, Chirn Chye, Do, Manh Anh |
---|---|
مؤلفون آخرون: | School of Electrical and Electronic Engineering |
التنسيق: | Conference or Workshop Item |
اللغة: | English |
منشور في: |
2013
|
الموضوعات: | |
الوصول للمادة أونلاين: | https://hdl.handle.net/10356/99816 http://hdl.handle.net/10220/17712 |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
A dual-loop clock and data recovery circuit with compact quarter-rate CMOS linear phase detector
بواسطة: Tan, Yung Sern, وآخرون
منشور في: (2013) -
Design of a high speed and power efficient quarter-rate clock and data recovery circuit
بواسطة: Tan, Yung Sern
منشور في: (2012) -
Clock and data recovery circuits
بواسطة: Adaikkalam Raguraman
منشور في: (2010) -
Clock data recovery circuits
بواسطة: Ong, Henry Kok Fong.
منشور في: (2011) -
CMOS building blocks for 10+Gb/s clock data recovery circuit
بواسطة: Liu, Haiqi
منشور في: (2010)